Objetivo
Future successful development of information technologies is strongly dependent on the continuation of Moore's law towards nano-electronics. According to the ITRS roadmap, the mainstream memory devices, e.g. DRAMs and Flash memories, will face a technological brick-wall around 2006. An ideal memory device for the coming nano-electronics era would be a silicon-technology compatible flash single-electron memory device. The aim of this project is to optimise and fabricate such nano-flash single-electron memory devices and the associated circuits using a fully MOS-compatible SOI technology. The key innovative aspects of this project rely on device design optimised for persistent operation and low voltage programming, and on a simple self-aligned SOI-MOS process. This project gathers together 3 university partners and an industrial partner interested in the high potential of this study. Future successful development of information technologies is strongly dependent on the continuation of Moore's law towards nano-electronics. According to the ITRS roadmap, the mainstream memory devices, e.g. DRAMs and Flash memories, will face a technological brick-wall around 2006. An ideal memory device for the coming nano-electronics era would be a silicon-technology compatible flash single-electron memory device. The aim of this project is to optimise and fabricate such nano-flash single-electron memory devices and the associated circuits using a fully MOS-compatible SOI technology. The key innovative aspects of this project rely on device design optimised for persistent operation and low voltage programming, and on a simple self-aligned SOI-MOS process. This project gathers together 3 university partners and an industrial partner interested in the high potential of this study.
OBJECTIVES
The critical points that currently limit performances are lithography resolution, process optimisation, and fine characterisation. The objectives of SASEM are to address these points and go from the existing laboratory single-electron-memory (SEM) device to memory circuit demonstration. In order to fully exploit the potential of our SEM device, all aspects from physics and technology to circuit architecture will be addressed. Detailed objectives: Process simulation using appropriate models for small devices and anisotropic oxidation. Device simulation and design, process optimisation for best reproducibility and robustness to process parameter fluctuations, and best device characteristics. Tests and optimisation of critical process steps. Memory device fabrication. Physical characterisation. Electrical characterisation (programming and readout, retention time). Design and fabrication of memory cells. Demonstration of a nano-flash SEM circuit.
DESCRIPTION OF WORK
The different components are grouped in the following workpackages (WP1 to WP3) and tasks. WP1: Design and simulation:
1.1 Development of specific process simulation tools that will allow device process optimisation. If necessary, 3D simulation will be considered on year 2;
1.2 Device process optimisation based on inputs from 1.1 as well as feedbacks from device characterization (3.1 and 3.3). Technological parameters will be optimised to produce the best device in terms of reproducibility and robustness to process parameter fluctuations, as well as device characteristics;
1.3 Design of a programming/readout circuit using the SOI analog circuit expertise of G1. Design improvement is based on memory cell characterization (3.4);
1.4 Design of memory circuit based on output from task 1.3. Feedback from memory circuit characterization (3.5) will drive design optimisation.
WP2: Fabrication: 2.1 Optimisation of the key process steps: lithography and oxidation. Shared by CO1 (oxidation) and CR3 (lithography). Physical characterization (3.1) will drive the present task through continuous feedbacks;
2.2 Based on inputs from tasks 1.2 and 2.1 task 2.2 is devoted to memory device fabrication. CO1 and CR3 will share process steps according to specific expertises and equipments;
2.3 Memory cell fabrication;
2.4 Memory circuit fabrication based on input from task 1.4.
WP3: Characterization;
3.1 Physical characterization using various investigation tools (SEM, AFM, FIB). Device process optimisation;
3.2 Development of specific device/circuit characterization tools to provide detailed investigation of memory device characteristics;
3.3 to 3.5: Devices, memory cells and memory circuits characterization, respectively. Provide continuous feedback to tasks 1.2 1.3 and 1.4.
Ámbito científico (EuroSciVoc)
CORDIS clasifica los proyectos con EuroSciVoc, una taxonomía plurilingüe de ámbitos científicos, mediante un proceso semiautomático basado en técnicas de procesamiento del lenguaje natural. Véas: El vocabulario científico europeo..
CORDIS clasifica los proyectos con EuroSciVoc, una taxonomía plurilingüe de ámbitos científicos, mediante un proceso semiautomático basado en técnicas de procesamiento del lenguaje natural. Véas: El vocabulario científico europeo..
- ingeniería y tecnología ingeniería eléctrica, ingeniería electrónica, ingeniería de la información ingeniería electrónica electrónica analógica
- ciencias naturales ciencias químicas electroquímica electrólisis
- ciencias naturales informática y ciencias de la información software software de aplicación software de simulación
- ingeniería y tecnología nanotecnología nanoelectrónica
- ciencias sociales derecho
Para utilizar esta función, debe iniciar sesión o registrarse
Le pedimos disculpas, pero se ha producido un error inesperado durante la ejecución.
Necesita estar autentificado. Puede que su sesión haya finalizado.
Gracias por su comentario. En breve recibirá un correo electrónico para confirmar el envío. Si ha seleccionado que se le notifique sobre el estado del informe, también se le contactará cuando el estado del informe cambie.
Palabras clave
Palabras clave del proyecto indicadas por el coordinador del proyecto. No confundir con la taxonomía EuroSciVoc (Ámbito científico).
Palabras clave del proyecto indicadas por el coordinador del proyecto. No confundir con la taxonomía EuroSciVoc (Ámbito científico).
Programa(s)
Programas de financiación plurianuales que definen las prioridades de la UE en materia de investigación e innovación.
Programas de financiación plurianuales que definen las prioridades de la UE en materia de investigación e innovación.
Tema(s)
Las convocatorias de propuestas se dividen en temas. Un tema define una materia o área específica para la que los solicitantes pueden presentar propuestas. La descripción de un tema comprende su alcance específico y la repercusión prevista del proyecto financiado.
Las convocatorias de propuestas se dividen en temas. Un tema define una materia o área específica para la que los solicitantes pueden presentar propuestas. La descripción de un tema comprende su alcance específico y la repercusión prevista del proyecto financiado.
Convocatoria de propuestas
Procedimiento para invitar a los solicitantes a presentar propuestas de proyectos con el objetivo de obtener financiación de la UE.
Datos no disponibles
Procedimiento para invitar a los solicitantes a presentar propuestas de proyectos con el objetivo de obtener financiación de la UE.
Régimen de financiación
Régimen de financiación (o «Tipo de acción») dentro de un programa con características comunes. Especifica: el alcance de lo que se financia; el porcentaje de reembolso; los criterios específicos de evaluación para optar a la financiación; y el uso de formas simplificadas de costes como los importes a tanto alzado.
Régimen de financiación (o «Tipo de acción») dentro de un programa con características comunes. Especifica: el alcance de lo que se financia; el porcentaje de reembolso; los criterios específicos de evaluación para optar a la financiación; y el uso de formas simplificadas de costes como los importes a tanto alzado.
Coordinador
1348 LOUVAIN-LA-NEUVE
Bélgica
Los costes totales en que ha incurrido esta organización para participar en el proyecto, incluidos los costes directos e indirectos. Este importe es un subconjunto del presupuesto total del proyecto.